Telephone: 86-19575121554
Address:RM1507,15rd Floor,Bldg B,TANGSHANG building,No.35 guangshen Rd,Bao

Current position:Home >ODM > Design Service >

We adopt the most advanced circuit design tools, methods and top down design process. From the system,behavior- description level(register transfer level )RTL,the function of the logic synthesis of ASIC design,data stream and the generation of logical diagram ,all of these design stages will besimulated to ensure the accuracy and timeliness of circuit design. We can provide the whole ASIC design service from the design specifications to tape out.

Ⅰ.Front-end design

  1. Set up gate array unit: symbol library,function parameter library,physical layout library
  2. Input and logical simulation design
  3. Timing analysis
Firstly, the engineers will determine the design scheme and choose components that are suitablefor the scheme after they take the system design task. Then they will design schematic circuit diagram according to specific components. The second step is the first simulation test,it includes digital circuitanalog simulation,fault analysis, AC/DC analysis and transient analysis of analog circuit. The computeranalog output waveform instead of the signal source and the oscilloscope in the actual circuit debugging,so it must be supported by components mode library when the system is under simulation test. Thesimulation test is aims to test the accuracy of functions of design scheme.


Then the system will automatically layout based on grid routes of diagram after simulation was validated. Icontains thermal analysis, noise and cross-talk analysis,electromagnetic compatibility analysis,reliability analysis etc. And those analytic parameters will be reversely marked on the circuit to do thesecond simulation, which also named post-layout simulation.

Ⅱ.Physical design 

 We provide FPGA transfer to ASIC physical design service

  1. Logic simulation and timing of pre-layout
  2. Consumption estimation
  3. Test-ability analysis and test generation
  4. Function test and timing after layout


The engineer will do logic synthesis from RTL to gate-level netlist ; then physical layout, static timinganalysis, IR drop,Cross-talk and ElectroMigration will be done. Finally the whole layout will be testedand validated (DRC,ERC,LVS)


 



Contact

86-19575121554

版权所有 Shenzhen intelligent co., LTD
备案号:粤ICP备10006787号-1
Add:RM1507,15rd Floor,Bldg B,TANGSHANG building,No.35 guangshen Rd,Bao